您好,欢迎光临本网站![请登录][注册会员]  

搜索资源列表

  1. 基于FPGA的FIR数字滤波器设计与实现

  2. 要介绍了FIR数字滤波器的结构特点和基本原理,提出基于FPGA和DSP Builder的FIR数字滤波器的基本设计流程和实现方案。在Mat lab/Simulink环境下,采用DSP Builder模块搭建FIR模型,根据FDATool工具对FIR滤波器进行了设计,然后进行系统级仿真和ModelSim功能仿真,其仿真结果表明其数字滤波器的滤波效果良好。通过SignalCompiler把模型...
  3. 所属分类:其它

    • 发布日期:2020-08-30
    • 文件大小:681984
    • 提供者:weixin_38732425
  1. 基于自研芯片的FC-ASM仿真卡设计与实现

  2. 随着航空电子技术的发展,不断提高产品的可靠性,减小系统的重量、体积、功耗等,已成为目前设计的一种趋势。但传统FC-ASM仿真卡都是以FPGA方式实现,其板面积大、功耗极高、可靠性低、通用性差,已不能满足系统小型化高可靠性的要求。提出了一种基于自研芯片的FC-ASM仿真卡实现方案。该方案设计灵活简单,集成了FC-AE-ASM协议通信、设备管理、时统管理、网络管理等功能,同时以其功耗低、成本小和重量轻等优势,现被广泛应用于地面仿真设备和实验室环境中。
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:300032
    • 提供者:weixin_38712908
  1. 航电FC接口板存储模块设计与硬件电路实现

  2. 航电光纤通道接口板是实现航电系统统一网络的基础,在高速传输过程中,光纤通道接口板需要及时对未处理的帧进行缓存。文章基于DDR2的大容量、高速率存储模块为这一问题提出了解决方案。对DDR2的功能及结构进行了简要阐述,根据输入和输出需求,设计实现了DDR2芯片组电路,采用FPGA IP核实现DDR2控制器,测试仿真控制器的读写时序。测试结果表明,所设计的DDR2控制器能够按照规则的时序进行操作,实现了高速读写,可以实现功能集成并节约成本,很好地满足光纤通道接口板的设计需求。
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:236544
    • 提供者:weixin_38742656
  1. 基于FPGA+DDS的位同步时钟恢复设计与实现

  2. 针对目前常用位同步时钟恢复电路即超前-滞后型锁相环和1位同步器两种方法的不足之处,提出了一种使用DDS原理实现的快速时钟恢复方案。该方案采用DDS技术作为高精度任意分频单元,并在此基础上结合两种方法的优点,完成了位同步时钟恢复的改进设计。该方法适用频率范围宽,同步速度快,同步精度高,能够有效地降低频差的影响。给出了方案设计原理及实现方法,使用FPGA完成设计并对其性能做了分析及仿真、测试。
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:319488
    • 提供者:weixin_38595243
  1. 基于FPGA的可调节FIR滤波器的设计与实现

  2. 基于灵活自适应的空口波形技术FOFDM(Filtered OFDM)是现代通信技术的研究热点,设计并实现可调FIR滤波器是实现该技术的核心工作之一。本文设计的基于FPGA的可调节FIR滤波器系数的自适应调整是通过控制算法对信道中的信号进行快速检测,然后将结果和滤波器的输出结果进行差值计算进行反馈调节。利用Quartus II和DSP Builder设计基于FPGA的16阶系数可调FIR滤波器,给出核心模块的设计电路图和仿真结果。仿真结果表明:基于灵活自适应空口波形技术可以在FPGA上实现,而且
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:620544
    • 提供者:weixin_38538264
  1. 基于FPGA的3D图像传感器设计与实现

  2. 针对现有3D拍摄设备体积庞大、价格昂贵等问题,利用FPGA高速并行处理能力与图像传感器,设计了微型嵌入式3D图像传感器。通过FPGA同步设置,采集双CMOS图像传感器图像数据,传输至SDRAM进行缓存并按行像素合并后,将左右立体对图像储存至SD卡中。为了对拍摄场景进行监控,进一步研究了左右眼图像按像素进行重配后在裸眼3D显示屏上显示的逻辑控制方法。系统通过仿真及实验表明3D图像传感器的硬件逻辑方法是有效的。
  3. 所属分类:其它

    • 发布日期:2020-10-16
    • 文件大小:374784
    • 提供者:weixin_38723559
  1. 基于FPGA的CPCI系统设计与实现

  2. 集成工控机箱使用CPCI接口兼容各种可插拔板卡,板卡的CPCI设计多使用专用芯片搭配FPGA实现,降低了可扩展性,增加了板卡面积和成本。为了解决上述问题,设计了一种基于FPGA的CPCI接口。介绍了使用FPGA实现的CPCI协议、仿真及外部通信总线协议、外部中断机制、冲突避免机制,该设计在量产的各种CPCI板卡中使用,用于各种厂家的CPCI机箱。与传统实现方案相比,该方案具有成本低、体积小、灵活性好、兼容性高等优点,在小型工控领域内具有明显的优势。
  3. 所属分类:其它

    • 发布日期:2020-10-15
    • 文件大小:354304
    • 提供者:weixin_38693476
  1. 基于FPGA的高效FIR滤波器设计与实现

  2. 给出了一种基于FPGA的数字滤波器的设计方法。该方法先通过MATLAB设计出一个具有具体指标的FIR滤波器, 再对滤波器系数进行处理, 使之便于在FPGA中实现, 然后采用基于分布式算法和CSD编码的滤波器结构进行设计, 从而避免了乘法运算, 节约了硬件资源,其流水线的设计方式也提高了运行速度。Matlab和Modelsim仿真表明, 该设计功能正确, 能实现快速滤波。
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:452608
    • 提供者:weixin_38747906
  1. 侦察接收机设计与实现

  2. 摘  要:为了解决电子侦察接收机中同时到达信号的接收问题,从传统的低通滤波器结构出发,给出了一种无盲区高效数字信道化接收模型。信道化之后进行瞬时幅度和相位差提取。通过系统仿真,验证了该信道化模型的正确性;通过搭建信道化接收机的硬件平台并对实际系统测试,验证了瞬时幅度及相位差测试的正确性。   本文介绍的无盲区高效信道化侦察接收机,高速ADC采用NS的模数转换器ADC08D1000,分辨率8 bit,采样速率1 GS/s;采用交叉采样其采样速率可达到2 GS/s;FPGA采用了ALTERA公司St
  3. 所属分类:其它

    • 发布日期:2020-10-23
    • 文件大小:237568
    • 提供者:weixin_38700409
  1. 嵌入式系统/ARM技术中的基于ARM+FPGA的运动控制器设计与实现

  2. 摘要:本文以微控制器AT91RM9200 和EP1C6Q240C8 为核心,对工业CT 机的运动控制器进行了设计,从硬件和软件两个方面对控制器的关键技术进行研究与设计,应用单神经元自适应PID 控制算法进行仿真,并给出系统实际运行结果。   1 引言   工业CT 机运动控制系统往往需要对多个轴的运动进行精确、实时控制,在以往的系统中多采用工控机+多块板卡的结构进行运动控制器的设计。随着工业CT 机整体功能日趋复杂,整体系统对运动控制系统的体积、成本、功耗等方面的要求越来越苛刻。另一方面,运
  3. 所属分类:其它

    • 发布日期:2020-10-22
    • 文件大小:471040
    • 提供者:weixin_38658405
  1. 基于FPGA的智能变送器的设计与实现

  2. 根据工业应用的实际需要以及网络通信发展的功能要求,提出了基于FPGA智能变送器控制系统的总体方案,设计了以XILINX公司的Spartan3系列XC3S4005PO208C可编程逻辑器件为主控制器、DM9000A为以太网通信接口、SJA1000为CAN控制器的硬件系统,并给出了系统软件流程图,重点论述了数据采集和数据模拟输出控制电路的FPGA实现,结合ISE10.1设计软件给出了A/D、D/A的仿真结果。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:251904
    • 提供者:weixin_38700430
  1. 基于FPGA的智能变送器的设计与实现[图]

  2. 根据工业应用的实际需要以及网络通信发展的功能要求,提出了基于FPGA智能变送器控制系统的总体方案,设计了以XILINX公司的Spartan3系列XC3S4005PO208C可编程逻辑器件为主控制器、DM9000A为以太网通信接口、SJA1000为CAN控制器的硬件系统,并给出了系统软件流程图,重点论述了数据采集和数据模拟输出控制电路的FPGA实现,结合ISE10.1设计软件给出了A/D、D/A的仿真结果。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:264192
    • 提供者:weixin_38604620
  1. 模拟技术中的基于FPGA的正交数控振荡器(NCO)的设计与实现

  2. 摘要: 在研究数控振荡器NCO 工作原理的基础上,通过分析对比几种不同的NCO 设计方法,采用了算法简单、节省资源的基于ROM 查找表的设计方法。针对正交数控振荡器NCO 的主要部件正余弦存储表、可变模计数器进行了算法设计和电路设计,并在Altera 公司的FPGA 上进行了验证,波形仿真结果表明了电路设计的正确性。采用查找表的方法可以有效提高系统功能的可扩展性和系统的可集成性,使得NCO 功能模块可以通过配置存储表、频率控制字来满足多种应用场合下的NCO 设计需要,可以广泛地应用于各种现代通信
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:285696
    • 提供者:weixin_38691703
  1. 基于FPGA短波差分跳频信号发生器的设计与实现

  2. 差分跳频(DFH)是一种新的短波跳频技术,它主要归结为一种G函数算法,这种G函数集跳频图案、信息调制与解调于一体。它的通信机理与常规跳频完全不同,较好的解决了数据速率和跟踪、干扰等问题,代表了当前短波通信的一个重要发展方向。鉴于此,在研究G函数算法原理的基础之上,重点对短波差分跳频信号的发生器进行基于FPGA的整体优化设计,并在软件和硬件环境下进行仿真与实现,从而指导工程实践。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:246784
    • 提供者:weixin_38550722
  1. EDA/PLD中的基于FPGA的串行外围接口SPI设计与实现

  2. 摘要: SPI 总线是一个同步串行接口的数据总线,具有全双工、信号线少、协议简单、传输速度快等特点。介绍了SPI 总线的结构和工作原理,对4 种工作模式的异同进行了比较,并着重分析了SPI 总线的工作时序。利用Verilog 硬件描述语言编写出SPI 总线的主机模块,经ModelSim 仿真得出相应的仿真波形。根据仿真波形分析,所设计的SPI 主机模块的功能是正确的。最后在Xilinx ISE 中对该模块进行综合与实现,并在FPGA 上完成了下载与验证。   引言   SPI(串行外围接口)
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:247808
    • 提供者:weixin_38721119
  1. 基于FPGA与RS422的MⅢ总线转换板的设计与实现

  2. 采用Top-Down自顶向下的设计方法,并综合嵌入式可配置微处理器技术,来对系统进行模块化设计。顶层模块则采用图形设计方式,底层模块由VerilogHDL语言描述,并利用Quartus lI完成仿真及综合,然后在ALTERA公司的Cyclone II系列EP2C40芯片来实现。此设计提升了系统的处理速度和稳定性。降低了系统的功耗和成本。
  3. 所属分类:其它

    • 发布日期:2020-10-21
    • 文件大小:488448
    • 提供者:weixin_38664159
  1. 嵌入式系统/ARM技术中的基于FPGA的音乐硬件演奏电路设计与实现(一)

  2. 摘要:该文在EDA 开发平台上,利用VHDL 语言设计数控分频器电路,采用可编程逻辑器件CPLD/FPGA,经过整体分析、模块化分析、整体与模块的仿真分析三个步骤,以乐曲《梁祝》为例,使硬件实现了整体复位、按键选择演奏方式、循环演奏以及数码管显示乐谱的功能。系统能自动从头开始循环播放,也可随时起停、、按键选择播放、循环播放播放中切换歌曲以及发光二极管动态显示播放的音符。经过实际电路测试验证,达到了设计要求。   1 系统的设计要求   应用VHDL硬件描述语言,设计一个乐曲硬件演奏电路,它能
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:177152
    • 提供者:weixin_38531210
  1. 嵌入式系统/ARM技术中的基于FPGA 的ARM 并行总线研究与仿真

  2. 摘要:通过EP2C20Q240 器件和LPC2478 处理器,研究ARM 应用系统外部并行总线的工作原理和时序特性,以及在FPGA 中进行双向总线设计的原则,设计并实现了FPGA 并行总线.借助Quartus II 仿真工具,对FPGA 并行总线进行了时序仿真,并用SignalTap II 逻辑分析仪进行在线测试,验证设计的正确性.   0 引言   在数字系统的设计中,FPGA+ARM 的系统架构得到了越来越广泛的应用,FPGA 主要实现高速数据的处理;ARM 主要实现系统的流程控制.人机
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:184320
    • 提供者:weixin_38557727
  1. 元器件应用中的基于FPGA的通用数控分频器的设计与实现

  2. 摘要:本文首先介绍了各种分频器的实现原理,并在FPGA开发平台上通过VHDL文本输入和原理图输入相结合的方式,编程给出了仿真结果。最后通过对各种分频的分析,利用层次化设计思想,综合设计出了一种基于FPGA的通用数控分频器,通过对可控端口的调节就能够实现不同倍数及占空比的分频器。   1.引言   分频器是数字系统中非常重要的模块之一,被广泛应用于各种控制电路中。在实际中,设计人员往往需要将一个标准的频率源通过分频技术以满足不同的需求。常见的分频形式主要有:偶数分频、奇数分频、半整数分频、小数
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:224256
    • 提供者:weixin_38625143
  1. 基于FPGA的高速流水线浮点乘法器设计与实现

  2. 设计了一种支持IEEE754浮点标准的32位高速流水线结构浮点乘法器。该乘法器采用新型的基4布思算法,改进的4:2压缩结构和部分积求和电路,完成Carry Save形式的部分积压缩,再由Carry Look-ahead加法器求得乘积。时序仿真结果表明该乘法器可稳定运行在80M的频率上,并已成功运用在浮点FFT处理器中。
  3. 所属分类:其它

    • 发布日期:2020-10-20
    • 文件大小:419840
    • 提供者:weixin_38699492
« 1 2 ... 4 5 6 7 8 910 11 12 13 14 ... 45 »